Panasonic VIERA ID:T0mwebq4

28名無しさん@Next2ch:2015/03/30(月) 14:40:45.95 ID:T0mwebq4

http://i.imgur.com/olQD0gH.jpg

29名無しさん@Next2ch:2015/03/30(月) 14:55:26.40 ID:T0mwebq4

コプレーナー
ES(IS)
BCE
トップゲート(S/A)

30名無しさん@Next2ch:2015/03/30(月) 15:36:45.46 ID:T0mwebq4

画素内には薄膜トランジスター(TFT:ThinFilmTransistor)が設けられており,
TFTの特性がディスプレーの表示特性に大きな影響を与える。
http://www.nhk.or.jp/strl/publica/rd/rd145/PDF/P28-39.pdf

般にTFTは電荷移動度やしきい値電圧にばらつきを持っており,また,駆動を行うことによって時間的にも変動する。
駆動用TFTは有機ELの発光強度を決定するため,電気特性にばらつきを生じると画面の均一性を劣化させることになり,大きな問題となる。
そこで,一般的にはTFTの特性のばらつきを補償する画素回路が組み込まれる。最近では,1画素内に5~6個のTFTを配置したディスプレーが多く報告されている。


このIDをNGリストに追加する

今後このIDの書き込みやスレッドを表示したくない場合、以下のボタンをクリックしてください。
NGリストに追加

レスを書き込む